Jura-Python-BT
Code for control and payment system of Jura Coffee Machine
Loading...
Searching...
No Matches
- a -
addr :
i2c_lib.i2c_device
AnalogTestReg :
MFRC522.MFRC522
AutoTestReg :
MFRC522.MFRC522
- b -
base_layout :
jura_encoder.JuraEncoder
BitFramingReg :
MFRC522.MFRC522
bus :
i2c_lib.i2c_device
- c -
CollReg :
MFRC522.MFRC522
CommandReg :
MFRC522.MFRC522
CommIEnReg :
MFRC522.MFRC522
CommIrqReg :
MFRC522.MFRC522
ControlReg :
MFRC522.MFRC522
CRCResultRegL :
MFRC522.MFRC522
CRCResultRegM :
MFRC522.MFRC522
CWGsPReg :
MFRC522.MFRC522
- d -
DemodReg :
MFRC522.MFRC522
DivIrqReg :
MFRC522.MFRC522
DivlEnReg :
MFRC522.MFRC522
- e -
ErrorReg :
MFRC522.MFRC522
- f -
FIFODataReg :
MFRC522.MFRC522
FIFOLevelReg :
MFRC522.MFRC522
- g -
GsNReg :
MFRC522.MFRC522
- l -
lcd_device :
lcddriver.lcd
- m -
MAX_LEN :
MFRC522.MFRC522
MI_ERR :
MFRC522.MFRC522
MI_NOTAGERR :
MFRC522.MFRC522
MI_OK :
MFRC522.MFRC522
MifareReg :
MFRC522.MFRC522
ModeReg :
MFRC522.MFRC522
ModGsPReg :
MFRC522.MFRC522
ModWidthReg :
MFRC522.MFRC522
- n -
NRSTPD :
MFRC522.MFRC522
numbers1 :
bt_encoder.BtEncoder
numbers2 :
bt_encoder.BtEncoder
- p -
PCD_AUTHENT :
MFRC522.MFRC522
PCD_CALCCRC :
MFRC522.MFRC522
PCD_IDLE :
MFRC522.MFRC522
PCD_RECEIVE :
MFRC522.MFRC522
PCD_RESETPHASE :
MFRC522.MFRC522
PCD_TRANSCEIVE :
MFRC522.MFRC522
PCD_TRANSMIT :
MFRC522.MFRC522
PICC_ANTICOLL :
MFRC522.MFRC522
PICC_AUTHENT1A :
MFRC522.MFRC522
PICC_AUTHENT1B :
MFRC522.MFRC522
PICC_DECREMENT :
MFRC522.MFRC522
PICC_HALT :
MFRC522.MFRC522
PICC_INCREMENT :
MFRC522.MFRC522
PICC_READ :
MFRC522.MFRC522
PICC_REQALL :
MFRC522.MFRC522
PICC_REQIDL :
MFRC522.MFRC522
PICC_RESTORE :
MFRC522.MFRC522
PICC_SElECTTAG :
MFRC522.MFRC522
PICC_TRANSFER :
MFRC522.MFRC522
PICC_WRITE :
MFRC522.MFRC522
- r -
Reserved00 :
MFRC522.MFRC522
Reserved01 :
MFRC522.MFRC522
Reserved10 :
MFRC522.MFRC522
Reserved11 :
MFRC522.MFRC522
Reserved12 :
MFRC522.MFRC522
Reserved13 :
MFRC522.MFRC522
Reserved14 :
MFRC522.MFRC522
Reserved20 :
MFRC522.MFRC522
Reserved21 :
MFRC522.MFRC522
Reserved22 :
MFRC522.MFRC522
Reserved30 :
MFRC522.MFRC522
Reserved31 :
MFRC522.MFRC522
Reserved32 :
MFRC522.MFRC522
Reserved33 :
MFRC522.MFRC522
Reserved34 :
MFRC522.MFRC522
RFCfgReg :
MFRC522.MFRC522
RxModeReg :
MFRC522.MFRC522
RxSelReg :
MFRC522.MFRC522
RxThresholdReg :
MFRC522.MFRC522
- s -
SerialSpeedReg :
MFRC522.MFRC522
serNum :
MFRC522.MFRC522
spidev :
MFRC522.MFRC522
Status1Reg :
MFRC522.MFRC522
Status2Reg :
MFRC522.MFRC522
- t -
TCounterValueRegH :
MFRC522.MFRC522
TCounterValueRegL :
MFRC522.MFRC522
TestADCReg :
MFRC522.MFRC522
TestBusReg :
MFRC522.MFRC522
TestDAC1Reg :
MFRC522.MFRC522
TestDAC2Reg :
MFRC522.MFRC522
TestPinEnReg :
MFRC522.MFRC522
TestPinValueReg :
MFRC522.MFRC522
TestSel1Reg :
MFRC522.MFRC522
TestSel2Reg :
MFRC522.MFRC522
TModeReg :
MFRC522.MFRC522
TPrescalerReg :
MFRC522.MFRC522
TReloadRegH :
MFRC522.MFRC522
TReloadRegL :
MFRC522.MFRC522
TxAutoReg :
MFRC522.MFRC522
TxControlReg :
MFRC522.MFRC522
TxModeReg :
MFRC522.MFRC522
TxSelReg :
MFRC522.MFRC522
- v -
VersionReg :
MFRC522.MFRC522
- w -
WaterLevelReg :
MFRC522.MFRC522
Generated by
1.9.6